Changeset 20930


Ignore:
Timestamp:
2010-04-16T20:40:02+02:00 (7 years ago)
Author:
juhosg
Message:

ppc40x: add more EBC_BXCR defines

Cc: backfire@…

Location:
trunk/target/linux/ppc40x/patches
Files:
1 added
1 deleted
2 edited

Legend:

Unmodified
Added
Removed
  • trunk/target/linux/ppc40x/patches/004-magicbox.patch

    r20929 r20930  
    11--- /dev/null 
    22+++ b/arch/powerpc/boot/cuboot-magicbox.c 
    3 @@ -0,0 +1,96 @@ 
     3@@ -0,0 +1,98 @@ 
    44+/* 
    55+ * Old U-boot compatibility for Magicbox boards 
     
    4545+       /* PerCS1 (CF's CS0): base 0xff100000, 16-bit, rw */ 
    4646+       mtdcr(DCRN_EBC0_CFGADDR, EBC_B1CR); 
    47 +       mtdcr(DCRN_EBC0_CFGDATA, CF_CS0_BASE | EBC_BXCR_BU_RW | EBC_BXCR_BW_16); 
     47+       mtdcr(DCRN_EBC0_CFGDATA, CF_CS0_BASE | EBC_BXCR_BS_1M | 
     48+                                EBC_BXCR_BU_RW | EBC_BXCR_BW_16); 
    4849+       mtdcr(DCRN_EBC0_CFGADDR, EBC_B1AP); 
    4950+       mtdcr(DCRN_EBC0_CFGDATA, 0x080bd800); 
     
    5152+       /* PerCS2 (CF's CS1): base 0xff200000, 16-bit, rw */ 
    5253+       mtdcr(DCRN_EBC0_CFGADDR, EBC_B2CR); 
    53 +       mtdcr(DCRN_EBC0_CFGDATA, CF_CS1_BASE | EBC_BXCR_BU_RW | EBC_BXCR_BW_16); 
     54+       mtdcr(DCRN_EBC0_CFGDATA, CF_CS1_BASE | EBC_BXCR_BS_1M | 
     55+                                EBC_BXCR_BU_RW | EBC_BXCR_BW_16); 
    5456+       mtdcr(DCRN_EBC0_CFGADDR, EBC_B2AP); 
    5557+       mtdcr(DCRN_EBC0_CFGDATA, 0x080bd800); 
  • trunk/target/linux/ppc40x/patches/005-openrb.patch

    r20929 r20930  
    11--- /dev/null 
    22+++ b/arch/powerpc/boot/cuboot-openrb.c 
    3 @@ -0,0 +1,77 @@ 
     3@@ -0,0 +1,79 @@ 
    44+/* 
    55+ * Old U-boot compatibility for OpenRB boards 
     
    4545+       /* PerCS1 (CF's CS0): base 0xff100000, 16-bit, rw */ 
    4646+       mtdcr(DCRN_EBC0_CFGADDR, EBC_B1CR); 
    47 +       mtdcr(DCRN_EBC0_CFGDATA, CF_CS0_BASE | EBC_BXCR_BU_RW | EBC_BXCR_BW_16); 
     47+       mtdcr(DCRN_EBC0_CFGDATA, CF_CS0_BASE | EBC_BXCR_BS_1M | 
     48+                                EBC_BXCR_BU_RW | EBC_BXCR_BW_16); 
    4849+       mtdcr(DCRN_EBC0_CFGADDR, EBC_B1AP); 
    4950+       mtdcr(DCRN_EBC0_CFGDATA, 0x080bd800); 
     
    5152+       /* PerCS2 (CF's CS1): base 0xff200000, 16-bit, rw */ 
    5253+       mtdcr(DCRN_EBC0_CFGADDR, EBC_B2CR); 
    53 +       mtdcr(DCRN_EBC0_CFGDATA, CF_CS1_BASE | EBC_BXCR_BU_RW | EBC_BXCR_BW_16); 
     54+       mtdcr(DCRN_EBC0_CFGDATA, CF_CS1_BASE | EBC_BXCR_BS_1M | 
     55+                                EBC_BXCR_BU_RW | EBC_BXCR_BW_16); 
    5456+       mtdcr(DCRN_EBC0_CFGADDR, EBC_B2AP); 
    5557+       mtdcr(DCRN_EBC0_CFGDATA, 0x080bd800); 
Note: See TracChangeset for help on using the changeset viewer.