Ignore:
Timestamp:
2010-07-01T20:07:55+02:00 (6 years ago)
Author:
juhosg
Message:

backfire: generic: rtl8366: use RTL8366{S,RB} prefixes for all defines (backport of 21976)

File:
1 edited

Legend:

Unmodified
Added
Removed
  • branches/backfire/target/linux/generic-2.6/files/drivers/net/phy/rtl8366s.c

    r21942 r22022  
    2828#define RTL8366S_DRIVER_VER     "0.2.2" 
    2929 
    30 #define RTL8366S_PHY_NO_MAX                 4 
    31 #define RTL8366S_PHY_PAGE_MAX               7 
    32 #define RTL8366S_PHY_ADDR_MAX               31 
    33  
    34 #define RTL8366_CHIP_GLOBAL_CTRL_REG        0x0000 
    35 #define RTL8366_CHIP_CTRL_VLAN              (1 << 13) 
     30#define RTL8366S_PHY_NO_MAX     4 
     31#define RTL8366S_PHY_PAGE_MAX   7 
     32#define RTL8366S_PHY_ADDR_MAX   31 
     33 
     34#define RTL8366S_CHIP_GLOBAL_CTRL_REG           0x0000 
     35#define RTL8366S_CHIP_CTRL_VLAN                 (1 << 13) 
    3636 
    3737/* Switch Global Configuration register */ 
    38 #define RTL8366_SGCR                    0x0000 
    39 #define RTL8366_SGCR_EN_BC_STORM_CTRL   BIT(0) 
    40 #define RTL8366_SGCR_MAX_LENGTH(_x)     (_x << 4) 
    41 #define RTL8366_SGCR_MAX_LENGTH_MASK    RTL8366_SGCR_MAX_LENGTH(0x3) 
    42 #define RTL8366_SGCR_MAX_LENGTH_1522    RTL8366_SGCR_MAX_LENGTH(0x0) 
    43 #define RTL8366_SGCR_MAX_LENGTH_1536    RTL8366_SGCR_MAX_LENGTH(0x1) 
    44 #define RTL8366_SGCR_MAX_LENGTH_1552    RTL8366_SGCR_MAX_LENGTH(0x2) 
    45 #define RTL8366_SGCR_MAX_LENGTH_16000   RTL8366_SGCR_MAX_LENGTH(0x3) 
     38#define RTL8366S_SGCR                           0x0000 
     39#define RTL8366S_SGCR_EN_BC_STORM_CTRL          BIT(0) 
     40#define RTL8366S_SGCR_MAX_LENGTH(_x)            (_x << 4) 
     41#define RTL8366S_SGCR_MAX_LENGTH_MASK           RTL8366S_SGCR_MAX_LENGTH(0x3) 
     42#define RTL8366S_SGCR_MAX_LENGTH_1522           RTL8366S_SGCR_MAX_LENGTH(0x0) 
     43#define RTL8366S_SGCR_MAX_LENGTH_1536           RTL8366S_SGCR_MAX_LENGTH(0x1) 
     44#define RTL8366S_SGCR_MAX_LENGTH_1552           RTL8366S_SGCR_MAX_LENGTH(0x2) 
     45#define RTL8366S_SGCR_MAX_LENGTH_16000          RTL8366S_SGCR_MAX_LENGTH(0x3) 
    4646 
    4747/* Port Enable Control register */ 
    48 #define RTL8366_PECR                    0x0001 
     48#define RTL8366S_PECR                           0x0001 
    4949 
    5050/* Switch Security Control registers */ 
    51 #define RTL8366_SSCR0                   0x0002 
    52 #define RTL8366_SSCR1                   0x0003 
    53 #define RTL8366_SSCR2                   0x0004 
    54 #define RTL8366_SSCR2_DROP_UNKNOWN_DA   BIT(0) 
    55  
    56 #define RTL8366_RESET_CTRL_REG              0x0100 
    57 #define RTL8366_CHIP_CTRL_RESET_HW          1 
    58 #define RTL8366_CHIP_CTRL_RESET_SW          (1 << 1) 
    59  
    60 #define RTL8366S_CHIP_VERSION_CTRL_REG      0x0104 
    61 #define RTL8366S_CHIP_VERSION_MASK          0xf 
    62 #define RTL8366S_CHIP_ID_REG                0x0105 
    63 #define RTL8366S_CHIP_ID_8366               0x8366 
     51#define RTL8366S_SSCR0                          0x0002 
     52#define RTL8366S_SSCR1                          0x0003 
     53#define RTL8366S_SSCR2                          0x0004 
     54#define RTL8366S_SSCR2_DROP_UNKNOWN_DA          BIT(0) 
     55 
     56#define RTL8366S_RESET_CTRL_REG                 0x0100 
     57#define RTL8366S_CHIP_CTRL_RESET_HW             1 
     58#define RTL8366S_CHIP_CTRL_RESET_SW             (1 << 1) 
     59 
     60#define RTL8366S_CHIP_VERSION_CTRL_REG          0x0104 
     61#define RTL8366S_CHIP_VERSION_MASK              0xf 
     62#define RTL8366S_CHIP_ID_REG                    0x0105 
     63#define RTL8366S_CHIP_ID_8366                   0x8366 
    6464 
    6565/* PHY registers control */ 
    66 #define RTL8366S_PHY_ACCESS_CTRL_REG        0x8028 
    67 #define RTL8366S_PHY_ACCESS_DATA_REG        0x8029 
    68  
    69 #define RTL8366S_PHY_CTRL_READ              1 
    70 #define RTL8366S_PHY_CTRL_WRITE             0 
    71  
    72 #define RTL8366S_PHY_REG_MASK               0x1f 
    73 #define RTL8366S_PHY_PAGE_OFFSET            5 
    74 #define RTL8366S_PHY_PAGE_MASK              (0x7 << 5) 
    75 #define RTL8366S_PHY_NO_OFFSET              9 
    76 #define RTL8366S_PHY_NO_MASK                (0x1f << 9) 
     66#define RTL8366S_PHY_ACCESS_CTRL_REG            0x8028 
     67#define RTL8366S_PHY_ACCESS_DATA_REG            0x8029 
     68 
     69#define RTL8366S_PHY_CTRL_READ                  1 
     70#define RTL8366S_PHY_CTRL_WRITE                 0 
     71 
     72#define RTL8366S_PHY_REG_MASK                   0x1f 
     73#define RTL8366S_PHY_PAGE_OFFSET                5 
     74#define RTL8366S_PHY_PAGE_MASK                  (0x7 << 5) 
     75#define RTL8366S_PHY_NO_OFFSET                  9 
     76#define RTL8366S_PHY_NO_MASK                    (0x1f << 9) 
    7777 
    7878/* LED control registers */ 
    79 #define RTL8366_LED_BLINKRATE_REG           0x0420 
    80 #define RTL8366_LED_BLINKRATE_BIT           0 
    81 #define RTL8366_LED_BLINKRATE_MASK          0x0007 
    82  
    83 #define RTL8366_LED_CTRL_REG                0x0421 
    84 #define RTL8366_LED_0_1_CTRL_REG            0x0422 
    85 #define RTL8366_LED_2_3_CTRL_REG            0x0423 
    86  
    87 #define RTL8366S_MIB_COUNT                  33 
    88 #define RTL8366S_GLOBAL_MIB_COUNT           1 
    89 #define RTL8366S_MIB_COUNTER_PORT_OFFSET    0x0040 
    90 #define RTL8366S_MIB_COUNTER_BASE           0x1000 
    91 #define RTL8366S_MIB_COUNTER_PORT_OFFSET2   0x0008 
    92 #define RTL8366S_MIB_COUNTER_BASE2          0x1180 
    93 #define RTL8366S_MIB_CTRL_REG               0x11F0 
    94 #define RTL8366S_MIB_CTRL_USER_MASK         0x01FF 
    95 #define RTL8366S_MIB_CTRL_BUSY_MASK         0x0001 
    96 #define RTL8366S_MIB_CTRL_RESET_MASK        0x0002 
    97  
    98 #define RTL8366S_MIB_CTRL_GLOBAL_RESET_MASK 0x0004 
    99 #define RTL8366S_MIB_CTRL_PORT_RESET_BIT    0x0003 
    100 #define RTL8366S_MIB_CTRL_PORT_RESET_MASK   0x01FC 
    101  
    102  
    103 #define RTL8366S_PORT_VLAN_CTRL_BASE        0x0058 
     79#define RTL8366S_LED_BLINKRATE_REG              0x0420 
     80#define RTL8366S_LED_BLINKRATE_BIT              0 
     81#define RTL8366S_LED_BLINKRATE_MASK             0x0007 
     82 
     83#define RTL8366S_LED_CTRL_REG                   0x0421 
     84#define RTL8366S_LED_0_1_CTRL_REG               0x0422 
     85#define RTL8366S_LED_2_3_CTRL_REG               0x0423 
     86 
     87#define RTL8366S_MIB_COUNT                      33 
     88#define RTL8366S_GLOBAL_MIB_COUNT               1 
     89#define RTL8366S_MIB_COUNTER_PORT_OFFSET        0x0040 
     90#define RTL8366S_MIB_COUNTER_BASE               0x1000 
     91#define RTL8366S_MIB_COUNTER_PORT_OFFSET2       0x0008 
     92#define RTL8366S_MIB_COUNTER_BASE2              0x1180 
     93#define RTL8366S_MIB_CTRL_REG                   0x11F0 
     94#define RTL8366S_MIB_CTRL_USER_MASK             0x01FF 
     95#define RTL8366S_MIB_CTRL_BUSY_MASK             0x0001 
     96#define RTL8366S_MIB_CTRL_RESET_MASK            0x0002 
     97 
     98#define RTL8366S_MIB_CTRL_GLOBAL_RESET_MASK     0x0004 
     99#define RTL8366S_MIB_CTRL_PORT_RESET_BIT        0x0003 
     100#define RTL8366S_MIB_CTRL_PORT_RESET_MASK       0x01FC 
     101 
     102 
     103#define RTL8366S_PORT_VLAN_CTRL_BASE            0x0058 
    104104#define RTL8366S_PORT_VLAN_CTRL_REG(_p)  \ 
    105105                (RTL8366S_PORT_VLAN_CTRL_BASE + (_p) / 4) 
    106 #define RTL8366S_PORT_VLAN_CTRL_MASK        0xf 
    107 #define RTL8366S_PORT_VLAN_CTRL_SHIFT(_p)   (4 * ((_p) % 4)) 
    108  
    109  
    110 #define RTL8366S_VLAN_TABLE_READ_BASE       0x018B 
    111 #define RTL8366S_VLAN_TABLE_WRITE_BASE      0x0185 
    112  
    113 #define RTL8366S_VLAN_TB_CTRL_REG           0x010F 
    114  
    115 #define RTL8366S_TABLE_ACCESS_CTRL_REG      0x0180 
    116 #define RTL8366S_TABLE_VLAN_READ_CTRL       0x0E01 
    117 #define RTL8366S_TABLE_VLAN_WRITE_CTRL      0x0F01 
    118  
    119 #define RTL8366S_VLAN_MEMCONF_BASE          0x0016 
    120  
    121  
    122 #define RTL8366S_PORT_LINK_STATUS_BASE      0x0060 
    123 #define RTL8366S_PORT_STATUS_SPEED_MASK     0x0003 
    124 #define RTL8366S_PORT_STATUS_DUPLEX_MASK    0x0004 
    125 #define RTL8366S_PORT_STATUS_LINK_MASK      0x0010 
    126 #define RTL8366S_PORT_STATUS_TXPAUSE_MASK   0x0020 
    127 #define RTL8366S_PORT_STATUS_RXPAUSE_MASK   0x0040 
    128 #define RTL8366S_PORT_STATUS_AN_MASK        0x0080 
    129  
    130  
    131 #define RTL8366_PORT_NUM_CPU                5 
    132 #define RTL8366_NUM_PORTS                   6 
    133 #define RTL8366_NUM_VLANS                   16 
    134 #define RTL8366_NUM_LEDGROUPS               4 
    135 #define RTL8366_NUM_VIDS                    4096 
    136 #define RTL8366S_PRIORITYMAX                7 
    137 #define RTL8366S_FIDMAX                     7 
    138  
    139  
    140 #define RTL8366_PORT_1                      (1 << 0) /* In userspace port 0 */ 
    141 #define RTL8366_PORT_2                      (1 << 1) /* In userspace port 1 */ 
    142 #define RTL8366_PORT_3                      (1 << 2) /* In userspace port 2 */ 
    143 #define RTL8366_PORT_4                      (1 << 3) /* In userspace port 3 */ 
    144  
    145 #define RTL8366_PORT_UNKNOWN                (1 << 4) /* No known connection */ 
    146 #define RTL8366_PORT_CPU                    (1 << 5) /* CPU port */ 
    147  
    148 #define RTL8366_PORT_ALL                    (RTL8366_PORT_1 |       \ 
    149                                              RTL8366_PORT_2 |       \ 
    150                                              RTL8366_PORT_3 |       \ 
    151                                              RTL8366_PORT_4 |       \ 
    152                                              RTL8366_PORT_UNKNOWN | \ 
    153                                              RTL8366_PORT_CPU) 
    154  
    155 #define RTL8366_PORT_ALL_BUT_CPU            (RTL8366_PORT_1 |       \ 
    156                                              RTL8366_PORT_2 |       \ 
    157                                              RTL8366_PORT_3 |       \ 
    158                                              RTL8366_PORT_4 |       \ 
    159                                              RTL8366_PORT_UNKNOWN) 
    160  
    161 #define RTL8366_PORT_ALL_EXTERNAL           (RTL8366_PORT_1 |       \ 
    162                                              RTL8366_PORT_2 |       \ 
    163                                              RTL8366_PORT_3 |       \ 
    164                                              RTL8366_PORT_4) 
    165  
    166 #define RTL8366_PORT_ALL_INTERNAL           (RTL8366_PORT_UNKNOWN | \ 
    167                                              RTL8366_PORT_CPU) 
     106#define RTL8366S_PORT_VLAN_CTRL_MASK            0xf 
     107#define RTL8366S_PORT_VLAN_CTRL_SHIFT(_p)       (4 * ((_p) % 4)) 
     108 
     109 
     110#define RTL8366S_VLAN_TABLE_READ_BASE           0x018B 
     111#define RTL8366S_VLAN_TABLE_WRITE_BASE          0x0185 
     112 
     113#define RTL8366S_VLAN_TB_CTRL_REG               0x010F 
     114 
     115#define RTL8366S_TABLE_ACCESS_CTRL_REG          0x0180 
     116#define RTL8366S_TABLE_VLAN_READ_CTRL           0x0E01 
     117#define RTL8366S_TABLE_VLAN_WRITE_CTRL          0x0F01 
     118 
     119#define RTL8366S_VLAN_MEMCONF_BASE              0x0016 
     120 
     121 
     122#define RTL8366S_PORT_LINK_STATUS_BASE          0x0060 
     123#define RTL8366S_PORT_STATUS_SPEED_MASK         0x0003 
     124#define RTL8366S_PORT_STATUS_DUPLEX_MASK        0x0004 
     125#define RTL8366S_PORT_STATUS_LINK_MASK          0x0010 
     126#define RTL8366S_PORT_STATUS_TXPAUSE_MASK       0x0020 
     127#define RTL8366S_PORT_STATUS_RXPAUSE_MASK       0x0040 
     128#define RTL8366S_PORT_STATUS_AN_MASK            0x0080 
     129 
     130 
     131#define RTL8366S_PORT_NUM_CPU           5 
     132#define RTL8366S_NUM_PORTS              6 
     133#define RTL8366S_NUM_VLANS              16 
     134#define RTL8366S_NUM_LEDGROUPS          4 
     135#define RTL8366S_NUM_VIDS               4096 
     136#define RTL8366S_PRIORITYMAX            7 
     137#define RTL8366S_FIDMAX                 7 
     138 
     139 
     140#define RTL8366S_PORT_1                 (1 << 0) /* In userspace port 0 */ 
     141#define RTL8366S_PORT_2                 (1 << 1) /* In userspace port 1 */ 
     142#define RTL8366S_PORT_3                 (1 << 2) /* In userspace port 2 */ 
     143#define RTL8366S_PORT_4                 (1 << 3) /* In userspace port 3 */ 
     144 
     145#define RTL8366S_PORT_UNKNOWN           (1 << 4) /* No known connection */ 
     146#define RTL8366S_PORT_CPU               (1 << 5) /* CPU port */ 
     147 
     148#define RTL8366S_PORT_ALL               (RTL8366S_PORT_1 |      \ 
     149                                         RTL8366S_PORT_2 |      \ 
     150                                         RTL8366S_PORT_3 |      \ 
     151                                         RTL8366S_PORT_4 |      \ 
     152                                         RTL8366S_PORT_UNKNOWN | \ 
     153                                         RTL8366S_PORT_CPU) 
     154 
     155#define RTL8366S_PORT_ALL_BUT_CPU       (RTL8366S_PORT_1 |      \ 
     156                                         RTL8366S_PORT_2 |      \ 
     157                                         RTL8366S_PORT_3 |      \ 
     158                                         RTL8366S_PORT_4 |      \ 
     159                                         RTL8366S_PORT_UNKNOWN) 
     160 
     161#define RTL8366S_PORT_ALL_EXTERNAL      (RTL8366S_PORT_1 |      \ 
     162                                         RTL8366S_PORT_2 |      \ 
     163                                         RTL8366S_PORT_3 |      \ 
     164                                         RTL8366S_PORT_4) 
     165 
     166#define RTL8366S_PORT_ALL_INTERNAL      (RTL8366S_PORT_UNKNOWN | \ 
     167                                         RTL8366S_PORT_CPU) 
    168168 
    169169struct rtl8366s { 
     
    285285        u32 data; 
    286286 
    287         rtl8366_smi_write_reg(smi, RTL8366_RESET_CTRL_REG, 
    288                               RTL8366_CHIP_CTRL_RESET_HW); 
     287        rtl8366_smi_write_reg(smi, RTL8366S_RESET_CTRL_REG, 
     288                              RTL8366S_CHIP_CTRL_RESET_HW); 
    289289        do { 
    290290                msleep(1); 
    291                 if (rtl8366_smi_read_reg(smi, RTL8366_RESET_CTRL_REG, &data)) 
     291                if (rtl8366_smi_read_reg(smi, RTL8366S_RESET_CTRL_REG, &data)) 
    292292                        return -EIO; 
    293293 
    294                 if (!(data & RTL8366_CHIP_CTRL_RESET_HW)) 
     294                if (!(data & RTL8366S_CHIP_CTRL_RESET_HW)) 
    295295                        break; 
    296296        } while (--timeout); 
     
    309309 
    310310        /* set maximum packet length to 1536 bytes */ 
    311         REG_RMW(smi, RTL8366_SGCR, RTL8366_SGCR_MAX_LENGTH_MASK, 
    312                 RTL8366_SGCR_MAX_LENGTH_1536); 
     311        REG_RMW(smi, RTL8366S_SGCR, RTL8366S_SGCR_MAX_LENGTH_MASK, 
     312                RTL8366S_SGCR_MAX_LENGTH_1536); 
    313313 
    314314        /* enable all ports */ 
    315         REG_WR(smi, RTL8366_PECR, 0); 
     315        REG_WR(smi, RTL8366S_PECR, 0); 
    316316 
    317317        /* disable learning for all ports */ 
    318         REG_WR(smi, RTL8366_SSCR0, RTL8366_PORT_ALL); 
     318        REG_WR(smi, RTL8366S_SSCR0, RTL8366S_PORT_ALL); 
    319319 
    320320        /* disable auto ageing for all ports */ 
    321         REG_WR(smi, RTL8366_SSCR1, RTL8366_PORT_ALL); 
     321        REG_WR(smi, RTL8366S_SSCR1, RTL8366S_PORT_ALL); 
    322322 
    323323        /* don't drop packets whose DA has not been learned */ 
    324         REG_RMW(smi, RTL8366_SSCR2, RTL8366_SSCR2_DROP_UNKNOWN_DA, 0); 
     324        REG_RMW(smi, RTL8366S_SSCR2, RTL8366S_SSCR2_DROP_UNKNOWN_DA, 0); 
    325325 
    326326        return 0; 
     
    401401        u64 mibvalue; 
    402402 
    403         if (port > RTL8366_NUM_PORTS || counter >= RTL8366S_MIB_COUNT) 
     403        if (port > RTL8366S_NUM_PORTS || counter >= RTL8366S_MIB_COUNT) 
    404404                return -EINVAL; 
    405405 
     
    465465        vlan4k_priv.vid = vid; 
    466466 
    467         if (vid >= RTL8366_NUM_VIDS) 
     467        if (vid >= RTL8366S_NUM_VIDS) 
    468468                return -EINVAL; 
    469469 
     
    512512        u16 *tableaddr; 
    513513 
    514         if (vlan4k->vid >= RTL8366_NUM_VIDS || 
    515             vlan4k->member > RTL8366_PORT_ALL || 
    516             vlan4k->untag > RTL8366_PORT_ALL || 
     514        if (vlan4k->vid >= RTL8366S_NUM_VIDS || 
     515            vlan4k->member > RTL8366S_PORT_ALL || 
     516            vlan4k->untag > RTL8366S_PORT_ALL || 
    517517            vlan4k->fid > RTL8366S_FIDMAX) 
    518518                return -EINVAL; 
     
    558558        memset(vlanmc, '\0', sizeof(struct rtl8366_vlan_mc)); 
    559559 
    560         if (index >= RTL8366_NUM_VLANS) 
     560        if (index >= RTL8366S_NUM_VLANS) 
    561561                return -EINVAL; 
    562562 
     
    596596        u16 *tableaddr; 
    597597 
    598         if (index >= RTL8366_NUM_VLANS || 
    599             vlanmc->vid >= RTL8366_NUM_VIDS || 
     598        if (index >= RTL8366S_NUM_VLANS || 
     599            vlanmc->vid >= RTL8366S_NUM_VIDS || 
    600600            vlanmc->priority > RTL8366S_PRIORITYMAX || 
    601             vlanmc->member > RTL8366_PORT_ALL || 
    602             vlanmc->untag > RTL8366_PORT_ALL || 
     601            vlanmc->member > RTL8366S_PORT_ALL || 
     602            vlanmc->untag > RTL8366S_PORT_ALL || 
    603603            vlanmc->fid > RTL8366S_FIDMAX) 
    604604                return -EINVAL; 
     
    636636        int err; 
    637637 
    638         if (port >= RTL8366_NUM_PORTS) 
     638        if (port >= RTL8366S_NUM_PORTS) 
    639639                return -EINVAL; 
    640640 
     
    652652static int rtl8366s_set_mc_index(struct rtl8366_smi *smi, int port, int index) 
    653653{ 
    654         if (port >= RTL8366_NUM_PORTS || index >= RTL8366_NUM_VLANS) 
     654        if (port >= RTL8366S_NUM_PORTS || index >= RTL8366S_NUM_VLANS) 
    655655                return -EINVAL; 
    656656 
     
    682682 
    683683        /* Try to find an existing MC entry for this VID */ 
    684         for (i = 0; i < RTL8366_NUM_VLANS; i++) { 
     684        for (i = 0; i < RTL8366S_NUM_VLANS; i++) { 
    685685                struct rtl8366_vlan_mc vlanmc; 
    686686 
     
    728728 
    729729        *used = 0; 
    730         for (i = 0; i < RTL8366_NUM_PORTS; i++) { 
     730        for (i = 0; i < RTL8366S_NUM_PORTS; i++) { 
    731731                int index = 0; 
    732732 
     
    753753 
    754754        /* Try to find an existing MC entry for this VID */ 
    755         for (i = 0; i < RTL8366_NUM_VLANS; i++) { 
     755        for (i = 0; i < RTL8366S_NUM_VLANS; i++) { 
    756756                err = rtl8366s_get_vlan_mc(smi, i, &vlanmc); 
    757757                if (err) 
     
    769769 
    770770        /* We have no MC entry for this VID, try to find an empty one */ 
    771         for (i = 0; i < RTL8366_NUM_VLANS; i++) { 
     771        for (i = 0; i < RTL8366S_NUM_VLANS; i++) { 
    772772                err = rtl8366s_get_vlan_mc(smi, i, &vlanmc); 
    773773                if (err) 
     
    794794 
    795795        /* MC table is full, try to find an unused entry and replace it */ 
    796         for (i = 0; i < RTL8366_NUM_VLANS; i++) { 
     796        for (i = 0; i < RTL8366S_NUM_VLANS; i++) { 
    797797                int used; 
    798798 
     
    828828static int rtl8366s_vlan_set_vlan(struct rtl8366_smi *smi, int enable) 
    829829{ 
    830         return rtl8366_smi_rmwr(smi, RTL8366_CHIP_GLOBAL_CTRL_REG, 
    831                                 RTL8366_CHIP_CTRL_VLAN, 
    832                                 (enable) ? RTL8366_CHIP_CTRL_VLAN : 0); 
     830        return rtl8366_smi_rmwr(smi, RTL8366S_CHIP_GLOBAL_CTRL_REG, 
     831                                RTL8366S_CHIP_CTRL_VLAN, 
     832                                (enable) ? RTL8366S_CHIP_CTRL_VLAN : 0); 
    833833} 
    834834 
     
    851851        vlanmc.untag = 0; 
    852852        vlanmc.fid = 0; 
    853         for (i = 0; i < RTL8366_NUM_VLANS; i++) { 
     853        for (i = 0; i < RTL8366S_NUM_VLANS; i++) { 
    854854                err = rtl8366s_set_vlan_mc(smi, i, &vlanmc); 
    855855                if (err) 
     
    857857        } 
    858858 
    859         for (i = 0; i < RTL8366_NUM_PORTS; i++) { 
    860                 if (i == RTL8366_PORT_CPU) 
     859        for (i = 0; i < RTL8366S_NUM_PORTS; i++) { 
     860                if (i == RTL8366S_PORT_CPU) 
    861861                        continue; 
    862862 
    863863                err = rtl8366s_set_vlan(smi, (i + 1), 
    864                                          (1 << i) | RTL8366_PORT_CPU, 
    865                                          (1 << i) | RTL8366_PORT_CPU, 
     864                                         (1 << i) | RTL8366S_PORT_CPU, 
     865                                         (1 << i) | RTL8366S_PORT_CPU, 
    866866                                         0); 
    867867                if (err) 
     
    901901                len += snprintf(buf + len, sizeof(rtl->buf) - len, "%-36s ", 
    902902                                rtl8366s_mib_counters[i].name); 
    903                 for (j = 0; j < RTL8366_NUM_PORTS; ++j) { 
     903                for (j = 0; j < RTL8366S_NUM_PORTS; ++j) { 
    904904                        unsigned long long counter = 0; 
    905905 
     
    932932                        "id", "vid","prio", "member", "untag", "fid"); 
    933933 
    934         for (i = 0; i < RTL8366_NUM_VLANS; ++i) { 
     934        for (i = 0; i < RTL8366S_NUM_VLANS; ++i) { 
    935935                struct rtl8366_vlan_mc vlanmc; 
    936936 
     
    11071107 
    11081108        if (attr->ofs == 1) { 
    1109                 rtl8366_smi_read_reg(smi, RTL8366_CHIP_GLOBAL_CTRL_REG, &data); 
    1110  
    1111                 if (data & RTL8366_CHIP_CTRL_VLAN) 
     1109                rtl8366_smi_read_reg(smi, RTL8366S_CHIP_GLOBAL_CTRL_REG, &data); 
     1110 
     1111                if (data & RTL8366S_CHIP_CTRL_VLAN) 
    11121112                        val->value.i = 1; 
    11131113                else 
     
    11321132        u32 data; 
    11331133 
    1134         rtl8366_smi_read_reg(smi, RTL8366_LED_BLINKRATE_REG, &data); 
    1135  
    1136         val->value.i = (data & (RTL8366_LED_BLINKRATE_MASK)); 
     1134        rtl8366_smi_read_reg(smi, RTL8366S_LED_BLINKRATE_REG, &data); 
     1135 
     1136        val->value.i = (data & (RTL8366S_LED_BLINKRATE_MASK)); 
    11371137 
    11381138        return 0; 
     
    11481148                return -EINVAL; 
    11491149 
    1150         return rtl8366_smi_rmwr(smi, RTL8366_LED_BLINKRATE_REG, 
    1151                                 RTL8366_LED_BLINKRATE_MASK, 
     1150        return rtl8366_smi_rmwr(smi, RTL8366S_LED_BLINKRATE_REG, 
     1151                                RTL8366S_LED_BLINKRATE_MASK, 
    11521152                                val->value.i); 
    11531153} 
     
    11871187        u32 len = 0, data = 0; 
    11881188 
    1189         if (val->port_vlan >= RTL8366_NUM_PORTS) 
     1189        if (val->port_vlan >= RTL8366S_NUM_PORTS) 
    11901190                return -EINVAL; 
    11911191 
     
    12341234        int err; 
    12351235 
    1236         if (val->port_vlan == 0 || val->port_vlan >= RTL8366_NUM_VLANS) 
     1236        if (val->port_vlan == 0 || val->port_vlan >= RTL8366S_NUM_VLANS) 
    12371237                return -EINVAL; 
    12381238 
     
    12461246                        "VLAN %d: Ports: '", vlan4k.vid); 
    12471247 
    1248         for (i = 0; i < RTL8366_NUM_PORTS; i++) { 
     1248        for (i = 0; i < RTL8366S_NUM_PORTS; i++) { 
    12491249                if (!(vlan4k.member & (1 << i))) 
    12501250                        continue; 
     
    12731273        u32 reg; 
    12741274 
    1275         if (val->port_vlan >= RTL8366_NUM_PORTS || 
    1276             (1 << val->port_vlan) == RTL8366_PORT_UNKNOWN) 
    1277                 return -EINVAL; 
    1278  
    1279         if (val->port_vlan == RTL8366_PORT_NUM_CPU) { 
    1280                 reg = RTL8366_LED_BLINKRATE_REG; 
     1275        if (val->port_vlan >= RTL8366S_NUM_PORTS || 
     1276            (1 << val->port_vlan) == RTL8366S_PORT_UNKNOWN) 
     1277                return -EINVAL; 
     1278 
     1279        if (val->port_vlan == RTL8366S_PORT_NUM_CPU) { 
     1280                reg = RTL8366S_LED_BLINKRATE_REG; 
    12811281                mask = 0xF << 4; 
    12821282                data = val->value.i << 4; 
    12831283        } else { 
    1284                 reg = RTL8366_LED_CTRL_REG; 
     1284                reg = RTL8366S_LED_CTRL_REG; 
    12851285                mask = 0xF << (val->port_vlan * 4), 
    12861286                data = val->value.i << (val->port_vlan * 4); 
    12871287        } 
    12881288 
    1289         return rtl8366_smi_rmwr(smi, RTL8366_LED_BLINKRATE_REG, mask, data); 
     1289        return rtl8366_smi_rmwr(smi, RTL8366S_LED_BLINKRATE_REG, mask, data); 
    12901290} 
    12911291 
     
    12971297        u32 data = 0; 
    12981298 
    1299         if (val->port_vlan >= RTL8366_NUM_LEDGROUPS) 
    1300                 return -EINVAL; 
    1301  
    1302         rtl8366_smi_read_reg(smi, RTL8366_LED_CTRL_REG, &data); 
     1299        if (val->port_vlan >= RTL8366S_NUM_LEDGROUPS) 
     1300                return -EINVAL; 
     1301 
     1302        rtl8366_smi_read_reg(smi, RTL8366S_LED_CTRL_REG, &data); 
    13031303        val->value.i = (data >> (val->port_vlan * 4)) & 0x000F; 
    13041304 
     
    13121312        struct rtl8366_smi *smi = sw_to_rtl8366_smi(dev); 
    13131313 
    1314         if (val->port_vlan >= RTL8366_NUM_PORTS) 
     1314        if (val->port_vlan >= RTL8366S_NUM_PORTS) 
    13151315                return -EINVAL; 
    13161316 
     
    13301330        char *buf = rtl->buf; 
    13311331 
    1332         if (val->port_vlan >= RTL8366_NUM_PORTS) 
     1332        if (val->port_vlan >= RTL8366S_NUM_PORTS) 
    13331333                return -EINVAL; 
    13341334 
     
    13611361        int i; 
    13621362 
    1363         if (val->port_vlan == 0 || val->port_vlan >= RTL8366_NUM_VLANS) 
     1363        if (val->port_vlan == 0 || val->port_vlan >= RTL8366S_NUM_VLANS) 
    13641364                return -EINVAL; 
    13651365 
     
    13681368        port = &val->value.ports[0]; 
    13691369        val->len = 0; 
    1370         for (i = 0; i < RTL8366_NUM_PORTS; i++) { 
     1370        for (i = 0; i < RTL8366S_NUM_PORTS; i++) { 
    13711371                if (!(vlan4k.member & BIT(i))) 
    13721372                        continue; 
     
    13901390        int i; 
    13911391 
    1392         if (val->port_vlan == 0 || val->port_vlan >= RTL8366_NUM_VLANS) 
     1392        if (val->port_vlan == 0 || val->port_vlan >= RTL8366S_NUM_VLANS) 
    13931393                return -EINVAL; 
    13941394 
     
    15131513static struct switch_dev rtl8366_switch_dev = { 
    15141514        .name = "RTL8366S", 
    1515         .cpu_port = RTL8366_PORT_NUM_CPU, 
    1516         .ports = RTL8366_NUM_PORTS, 
    1517         .vlans = RTL8366_NUM_VLANS, 
     1515        .cpu_port = RTL8366S_PORT_NUM_CPU, 
     1516        .ports = RTL8366S_NUM_PORTS, 
     1517        .vlans = RTL8366S_NUM_VLANS, 
    15181518        .attr_global = { 
    15191519                .attr = rtl8366s_globals, 
Note: See TracChangeset for help on using the changeset viewer.