Ignore:
Timestamp:
2012-05-05T15:56:35+02:00 (5 years ago)
Author:
juhosg
Message:

ar71xx: update 3.3 patches

File:
1 edited

Legend:

Unmodified
Added
Removed
  • trunk/target/linux/ar71xx/patches-3.3/601-MIPS-ath79-add-more-register-defines.patch

    r31017 r31602  
    7777 #define AR934X_PLL_CPU_CONFIG_NFRAC_SHIFT      0 
    7878 #define AR934X_PLL_CPU_CONFIG_NFRAC_MASK       0x3f 
    79 @@ -285,7 +306,11 @@ 
     79@@ -285,16 +306,50 @@ 
    8080 #define AR913X_RESET_USB_HOST          BIT(5) 
    8181 #define AR913X_RESET_USB_PHY           BIT(4) 
     
    8989 #define AR933X_RESET_USB_PHY           BIT(4) 
    9090 #define AR933X_RESET_USBSUS_OVERRIDE   BIT(3) 
    91 @@ -323,6 +348,8 @@ 
    92  #define AR934X_RESET_MBOX              BIT(1) 
    93  #define AR934X_RESET_I2S               BIT(0) 
     91  
     92+#define AR934X_RESET_HOST              BIT(31) 
     93+#define AR934X_RESET_SLIC              BIT(30) 
     94+#define AR934X_RESET_HDMA              BIT(29) 
     95+#define AR934X_RESET_EXTERNAL          BIT(28) 
     96+#define AR934X_RESET_RTC               BIT(27) 
     97+#define AR934X_RESET_PCIE_EP_INT       BIT(26) 
     98+#define AR934X_RESET_CHKSUM_ACC                BIT(25) 
     99+#define AR934X_RESET_FULL_CHIP         BIT(24) 
     100+#define AR934X_RESET_GE1_MDIO          BIT(23) 
     101+#define AR934X_RESET_GE0_MDIO          BIT(22) 
     102+#define AR934X_RESET_CPU_NMI           BIT(21) 
     103+#define AR934X_RESET_CPU_COLD          BIT(20) 
     104+#define AR934X_RESET_HOST_RESET_INT    BIT(19) 
     105+#define AR934X_RESET_PCIE_EP           BIT(18) 
     106+#define AR934X_RESET_UART1             BIT(17) 
     107+#define AR934X_RESET_DDR               BIT(16) 
     108+#define AR934X_RESET_USB_PHY_PLL_PWD_EXT BIT(15) 
     109+#define AR934X_RESET_NANDF             BIT(14) 
     110+#define AR934X_RESET_GE1_MAC           BIT(13) 
     111+#define AR934X_RESET_ETH_SWITCH_ANALOG BIT(12) 
     112 #define AR934X_RESET_USB_PHY_ANALOG    BIT(11) 
     113+#define AR934X_RESET_HOST_DMA_INT      BIT(10) 
     114+#define AR934X_RESET_GE0_MAC           BIT(9) 
     115+#define AR934X_RESET_ETH_SWITCH                BIT(8) 
     116+#define AR934X_RESET_PCIE_PHY          BIT(7) 
     117+#define AR934X_RESET_PCIE              BIT(6) 
     118 #define AR934X_RESET_USB_HOST          BIT(5) 
     119 #define AR934X_RESET_USB_PHY           BIT(4) 
     120 #define AR934X_RESET_USBSUS_OVERRIDE   BIT(3) 
     121+#define AR934X_RESET_LUT               BIT(2) 
     122+#define AR934X_RESET_MBOX              BIT(1) 
     123+#define AR934X_RESET_I2S               BIT(0) 
    94124  
    95125+#define AR933X_BOOTSTRAP_MDIO_GPIO_EN  BIT(18) 
     
    98128  
    99129 #define AR934X_BOOTSTRAP_SW_OPTION8    BIT(23) 
    100 @@ -427,6 +454,14 @@ 
     130@@ -399,10 +454,138 @@ 
    101131 #define AR71XX_GPIO_REG_INT_ENABLE     0x24 
    102132 #define AR71XX_GPIO_REG_FUNC           0x28 
     
    111141+ 
    112142 #define AR71XX_GPIO_COUNT              16 
    113  #define AR7240_GPIO_COUNT              18 
    114  #define AR7241_GPIO_COUNT              20 
    115 @@ -434,4 +469,124 @@ 
     143 #define AR724X_GPIO_COUNT              18 
     144 #define AR913X_GPIO_COUNT              22 
    116145 #define AR933X_GPIO_COUNT              30 
    117146 #define AR934X_GPIO_COUNT              23 
Note: See TracChangeset for help on using the changeset viewer.